Intel Itanium 2

Logo Itanium 2

L' Itanium 2 è un microprocessore con architettura IA-64 . È il successore di Itanium . Presentato per la prima volta il8 luglio 2002, è stato sviluppato congiuntamente da Hewlett-Packard (HP) e Intel .

L'architettura Itanium si basa sulla tecnologia EPIC (Explicitly Parallel Instruction Computing), considerata il successore di RISC .

Ad oggi, tutti i processori Itanium 2 condividono una gerarchia di cache comune. Hanno 16 KiB di cache di dati di primo livello (L1). La cache di secondo livello (L2), 256 KiB , è unificata (contiene istruzioni e dati). Anche la cache di terzo livello (L3) è unificata. La sua dimensione varia da 1,5 MiB a 9 MiB . In un'interessante scelta di progettazione, la cache L2 contiene una logica sufficiente per eseguire operazioni sul semaforo senza disturbare l' UAL principale.

Il bus Itanium 2, a volte indicato come porta scalabilità, è molto spesso indicato come bus McKinley. È un bus a doppia velocità di trasmissione dati (DDR) a 200 MHz con una larghezza di 128 bit, più di tre volte la larghezza di banda del bus Merced. Nel 2004 , Intel ha rilasciato processori con bus a 266 MHz, aumentando la larghezza di banda a 8,5 Gb / s. Nel 2005 sono apparsi sul mercato processori con una larghezza di banda di 10,6 Gb / s con bus a 333 Mhz.

Il futuro della famiglia Itanium sembra risiedere nei chip multi-core, come si evince dalle informazioni disponibili sulle generazioni future come Montecito (Itanium² 9000), Montvale (Itanium 9100) e Tukwila (questi sono solo nomi di codice interni a Intel , molto probabilmente questi prodotti porteranno anche il marchio Itanium ).

I sistemi operativi in ​​esecuzione su Itanium 2 sono:

Link esterno